用74LS138和与非门实现全加器 呼呼 电路图啊 接线图啊详细点呗 谢谢哈

来源:学生作业帮助网 编辑:作业帮 时间:2024/05/09 14:51:55
用74LS138和与非门实现全加器   呼呼   电路图啊   接线图啊详细点呗   谢谢哈

用74LS138和与非门实现全加器 呼呼 电路图啊 接线图啊详细点呗 谢谢哈
用74LS138和与非门实现全加器 呼呼 电路图啊 接线图啊
详细点呗 谢谢哈

用74LS138和与非门实现全加器 呼呼 电路图啊 接线图啊详细点呗 谢谢哈
首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器.
全加器有3个输入端:a,b,ci;有2个输出端:s,co.
与3-8译码器比较,3-8译码器有3个数据输入端:A,B,C;3个使能端;8个输出端,OUT(0-7).
这里可以把3-8译码器的3个数据输入端当做全加器的3个输入端,即3-8译码器的输入A、B、C分别对应全加器的输入a,b,ci;将3-8译码器的3个使能端都置为有效电平,保持正常工作;这里关键的就是处理3-8译码的8个输出端与全加器的2个输出的关系.
现在写出全加器和3-8译码器的综合真值表:
(A/a,B/b,C/ci为全加器和译码器的输入,OUT为译码器的输出(0-7),s为加法器的和,co为加法器的进位输出)PS:假定译码器的输出为高电平有效.
A/a B/b C/ci OUT s co
0 0 0 0 0 0
0 0 1 1 1 0
0 1 0 2 1 0
0 1 1 3 0 1
1 0 0 4 1 0
1 0 1 5 0 1
1 1 0 6 0 1
1 1 1 7 1 1
根据上面的真值表,可以设计出电路图:
将3-8译码器的输出OUT(1、2、4、7)作为一个4输入的或门的输入,或门的输出作为加法器的和;将3-8译码器的输出OUT(3、5、6、7)作为一个4输入的或门的输入,或门的输出作为加法器的进位输出.即完成了加法器的设计.
回过头来分析:
当加法器的输入分别为:a=1,b=0,ci=1时,对应3-8译码器的输入为A=1,B=0,C=1,这是译码器对应的输出为OUT(5)=1,其余的为0,根据上面设计的连接关系,s=0,co=1,满足全加器的功能,举其他的例子也一样,所以,设计全加器的设计正确.

用74LS138和与非门实现全加器 呼呼 电路图啊 接线图啊详细点呗 谢谢哈 用74ls138设计一个全加器 数字电路与逻辑设计:用74138实现一位全加器!试用集成译码器74LS138和基本门实现1位全加器,画出电路原理图,真值表并通过仿真验证其功能.求图求解释,多谢! 用3/8译码器74LS138和门电路构成全加器,写出逻辑表达式,画出电路图, 用一篇3线~8先译码器74LS138和基本逻辑电路构成一位全加器电路,画出电路连线图 用两个74HC00(也就是八个与非门)设计全加器~ 数字逻辑问题关于74LS138和与非门实现函数Y1=∑m(3,4,5,6)这个怎么实现? 如何只用与非门实现全加器,求逻辑图 数字电路中的设计用异或门和与非门设计二进制全加器 设计一个三变量表决电路:输出与多数变量的状态一致.设计一个三变量表决电路:输出与多数变量的状态一致.(1)用与非门实现;(2)用74LS138译码器实现. 设计一个一位全加减器,采用异或门和与非门来实现该电路 设一控制变量M 控制加减单独的全加器 或全减器 我了解,可是怎么用M把他们连一块啊 用3线—8线译码器(74LS138芯片).四输入与非门实现三个开关控制一个灯的电路,要求改变任一开关的状态都能控制改变灯的状态(亮或灭). 用译码器74LS138和适当的逻辑门实现下列函数:F=AB+BC(要画图) 74LS153 实现全加器逻辑电路图 54LS138和74LS138有什么区别 74ls138和74ls151实现逻辑函数有什么区别 设计一个三变量表决电路:输出与多数变量的状态一致. 很急1.设计一个三变量表决电路:输出与多数变量的状态一致.(1)用与非门实现;(2)用74LS138译码器实现. 2.用数据选择器74LS151设计 用74LS138设计一个电路图实现函数F=AB+BC